本文目录一览

1,74LS273中口地址为FEEEH帮我讲解一下什么意思

RAM分配给74LS273的地址是FEEEH,比如我用单片机PO口接74LS273,那么为了分给它一个固定地址就这样分了,这样可以避免别的数据占用它的地址,数据从FEEEH内取出经PO口发送给74LS273,接收到的数据也先存放在FEEEH内。

74LS273中口地址为FEEEH帮我讲解一下什么意思

2,74LS273有哪些功能

它是 8个 D锁存器 11角是cp 上升源有效的 1角是复位端 具体你找找他的资料吧
http://blog.csdn.net/linuxyz85/archive/2007/04/09/1557088.aspx我找到这个,希望能帮到你

74LS273有哪些功能

3,为什么74LS273只能作为输出接口

74ls273是八D触发器(单输出,共时钟)。20=VDD,10=GND,11=时钟,1=清除。输入 3=1D,4=2D,7=3D,8=4D,13=5D,14=6D,17=7D,18=8D。输出 2=1Q,5=2Q,6=3Q,9=4Q,12=5Q,15=6Q,16=7Q,19=8Q。

为什么74LS273只能作为输出接口

4,74LS273的作用是什么

74LS273是一种带清除功能的8D触发器, 1D~8D为数据输入端,1Q~8Q为数据输出端,正脉冲触发,低电平清除,常用作数据锁存器,地址锁存器。D0~D7:出入;Q0~Q7:输出第一脚WR:主清除端,低电平触发,即当为低电平时,芯片被清除,输出全为0(低电平);CP(CLK):触发端,上升沿触发,即当CP从低到高电平时,D0~D7的数据通过芯片,为0时将数据锁存,D0~D7的数据不变。

5,74ls273拉电流是多少

74ls273拉电流很小,只有0.4mA,就是一个标准的TTL输出高电平的电流,见下表。
74ls273的拉电流抄很小,只有0.4ma,是不能用这种方式袭驱动8只led的。但是它的灌电流比较大,有8ma,是可以驱动led的,见2113下表。5261 可以换成74ls373或74ls374,输出端为驱动输出,输出电流就比较大4102的。拉电流为16532.6ma,灌电流高达24ma,见下表。

6,74ls273的详细中文资料

74ls273中文资料:是带有清除端的8D触发器,只有在清除端保持高电平时,才具有锁存功能,锁存控制端为11脚CLK,采用上升沿锁存。 CPU 的ALE信号必须经过反相器反相之后才能与74LS273的控制端CLK 端相连。 74LS273是一种带清除功能的8D触发器, 1D~8D为数据输入端,1Q~8Q为数据输出端,正脉冲触发,低电平清除,常用作8位地址锁存器。
74ls273是八d触发器(单输出,共时钟)。20=vdd,10=gnd,11=时钟,1=清除。输入 3=1d,4=2d,7=3d,8=4d,13=5d,14=6d,17=7d,18=8d。输出 2=1q,5=2q,6=3q,9=4q,12=5q,15=6q,16=7q,19=8q。

文章TAG:74ls273  74LS273中口地址为FEEEH帮我讲解一下什么意思  
下一篇