本文目录一览

1,D触发器的Qn1

D触发器的 Q(n+1) = D(n)D触发器是边缘触发器,时钟前沿有效,输出等于时钟有效时刻之前的输入信号。
d

D触发器的Qn1

2,采用与非门和D触发器设计一个三分频电路画出相应的电路原理图

给你个参考吧,这个是四分频电路http://wenwen.sogou.com/z/q825498925.htm
期待看到有用的回答!

采用与非门和D触发器设计一个三分频电路画出相应的电路原理图

3,如何用JK触发器构成D触发器 电路图

在K端连接一个非门,再连接J端,二者共同组成新的D端
将J、K端接电源+,用时钟端作为D触发器的触发端。
您好: 如图所示,希望可以帮到您。

如何用JK触发器构成D触发器 电路图

4,急求用D触发器设计11进制计数器的原理图

采用四个D触发器,每个触发器的输出/Q与输入D相连,第一个触发器的时钟CP接外部输入时钟,输出/Q与下一个触发器的时钟相连,第二个触发器的输出/Q与第三个触发器的时钟相连,第三个触发器的输出/Q与第四个触发器的时钟相连。每个触发器的Q作为输出。如此,就得到了16进制计数器。四个触发器的置位端连接在一起接VCC,四个触发器的复位端/CLR连接在一起,然后用门电路对Q3Q2Q1Q0进行译码,译码电路当Q3Q2Q1Q0=1011时,输出低电平,与/CLR相连。

5,怎样用D触发器实现十一进制计数器 原理图

原理图如下:【补充】:异步计数器(亦称波纹计数器,行波计数器):组成异步计数器的触发器不是共用同一个时钟源,触发器的翻转不同时发生。分类:计数器按计数脉冲的输入方式可分为:同步计数器和异步计数器。实现方法:(1)同步计数器:实现是将计数脉冲引至所有的触发器的CP端,使应翻转的触发器能够同时的翻转;(2)异步计数器:实现是不将计数脉冲引至所有的触发器的CP端,而是将其它的触发器的输出引至其他的触发器的CP端,是不同时发生的。特点:与同步计数器相比较,由于触发器不是共用同一个时钟源,触发器的翻转不能同时发生,所以工作速度慢。

6,什么是双d触发器

在电子技术中,N/2(N为奇数)分频电路有着重要的应用,对一个特定的输入频率,要经N/2分频后才能得到所需要的输出,这就要求电路具有N/2的非整数倍的分频功能。CD4013是双D触发器,在以CD4013为主组成的若干个二分频电路的基础上,加上异或门等反馈控制,即可很方便地组成N/2分频电路。图1是3/2分频电路。IC1、IC2均接成二分频器,所以该电路是由四分频电路与反馈控制电路组成,计数脉冲由异或门F1输出。fi既作为分频信号又作为时钟脉冲接入异或门的一个输入端,从四分频电路的IC2的Q2输出端引出反馈信号作F1的另一输入端。输出信号fo从IC1的Q1端输出。图2是其工作波形。设电路初始状态均在复位状态,Q1、Q2端均为低电平。当fi信号输入时,由于输入端异或门的作用(附表是异或门逻辑功能表),其输出还受到触发器IC2的Q2端的反馈控制(非门F2是增加的一级延迟门,A点波形与Q2相同)。在第1个fi时钟脉冲的上升沿作用下,触发器IC1、IC2均翻转。由于Q2端的反馈作用使得异或门输出一个很窄的正脉冲,宽度由两级D触发器和反相门的延时决定。当第1个fi脉冲下跳时,异或门输出又立即上跳,使IC1触发器再次翻转,而IC2触发器状态不变。这样在第1个输入时钟的半个周期内促使IC1触发器的时钟脉冲端CL1有一个完整周期的输入,但在以后的一个输入时钟的作用下,由于IC2触发器的Q2端为高电平,IC1触发器的时钟输入跟随fi信号(反相或同相)。本来IC1触发器输入两个完整的输入脉冲便可输出一个完整周期的脉冲,现在由于异或门及IC2触发器Q2端的反馈控制作用,在第1个fi脉冲的作用下得到一个周期的脉冲输出,所以实现了每输入一个半时钟脉冲,在IC1触发器的Q1端取得一个完整周期的输出。图3是5/2分频电路。IC1、IC2、IC3三级D触发器级联为8分频电路,电容C起滤波作用,输出信号fo从IC2的Q2端输出。电路中有Q1、Q3两个反馈控制。从图4工作波形可知,Q1的反馈信号中每两个反馈信号中就有一个受到Q3反馈波形的影响,所以在A点仅能形成几百毫微秒宽的脉冲。由于电容C的作用,Q1的反馈信号(即一窄脉冲)被滤除掉,如图4波形A的虚线所示。最后在Q2端输出fo信号。fo每变化一个周期,对应于输入信号fi的两个半周期,即fo的频率为fi的2/5。图5是7/2分频电路。该电路与图3相似,区别在于电路中一个反馈信号在图3中是从Q1端引出的,而图5是从Q2端引出的,fo信号从Q2端输出。电路有Q2、Q3两级反馈,由于Q2反馈信号受Q3反馈的影响,在A点仅能形成几百毫微秒宽的窄脉冲,此窄脉冲被电容C滤除掉,因此Q2反馈不起作用,电路实际上只有一个Q3反馈,因而使得fo输出信号每变化一个周期,对应于fi输入信号的三个半周期,即fo的频率为fi的2/7。其工作波形如图6所示。上面介绍的N/2分频电路仅限于N≤7,当N≥7时,可根据分频N值的大小,相应增加二分频级数,并恰当引接反馈信号走线,便可得到N≥7的分频电路。下面仅介绍一例9/2分频电路,如图7所示。图8是其工作波形。IC1~IC4四级D触发器组成16分频电路,fo信号从Q3输出,电路有Q1、Q4两级反馈。其工作原理与上述有关分频电路相似,波形图上A点虚线脉冲表示为电容C滤除掉的Q1反馈信号。从图8中可知,只要fi输入四个半周期的时钟信号,就输出一个周期信号fo,即fo的频率为fi的2/9。
在电子技术中,n/2(n为奇数)分频电路有着重要的应用,对一个特定的输入频率,要经n/2分频后才能得到所需要的输出,这就要求电路具有n/2的非整数倍的分频功能。cd4013是双d触发器,在以cd4013为主组成的若干个二分频电路的基础上,加上异或门等反馈控制,即可很方便地组成n/2分频电路。 图1是3/2分频电路。ic1、ic2均接成二分频器,所以该电路是由四分频电路与反馈控制电路组成,计数脉冲由异或门f1输出。fi既作为分频信号又作为时钟脉冲接入异或门的一个输入端,从四分频电路的ic2的q2输出端引出反馈信号作f1的另一输入端。输出信号fo从ic1的q1端输出。图2是其工作波形。 设电路初始状态均在复位状态,q1、q2端均为低电平。当fi信号输入时,由于输入端异或门的作用(附表是异或门逻辑功能表),其输出还受到触发器ic2的q2端的反馈控制(非门f2是增加的一级延迟门,a点波形与q2相同)。在第1个fi时钟脉冲的上升沿作用下,触发器ic1、ic2均翻转。由于q2端的反馈作用使得异或门输出一个很窄的正脉冲,宽度由两级d触发器和反相门的延时决定。当第1个fi脉冲下跳时,异或门输出又立即上跳,使ic1触发器再次翻转,而ic2触发器状态不变。这样在第1个输入时钟的半个周期内促使ic1触发器的时钟脉冲端cl1有一个完整周期的输入,但在以后的一个输入时钟的作用下,由于ic2触发器的q2端为高电平,ic1触发器的时钟输入跟随fi信号(反相或同相)。本来ic1触发器输入两个完整的输入脉冲便可输出一个完整周期的脉冲,现在由于异或门及ic2触发器q2端的反馈控制作用,在第1个fi脉冲的作用下得到一个周期的脉冲输出,所以实现了每输入一个半时钟脉冲,在ic1触发器的q1端取得一个完整周期的输出。 图3是5/2分频电路。ic1、ic2、ic3三级d触发器级联为8分频电路,电容c起滤波作用,输出信号fo从ic2的q2端输出。电路中有q1、q3两个反馈控制。从图4工作波形可知,q1的反馈信号中每两个反馈信号中就有一个受到q3反馈波形的影响,所以在a点仅能形成几百毫微秒宽的脉冲。由于电容c的作用,q1的反馈信号(即一窄脉冲)被滤除掉,如图4波形a的虚线所示。最后在q2端输出fo信号。fo每变化一个周期,对应于输入信号fi的两个半周期,即fo的频率为fi的2/5。 图5是7/2分频电路。该电路与图3相似,区别在于电路中一个反馈信号在图3中是从q1端引出的,而图5是从q2端引出的,fo信号从q2端输出。电路有q2、q3两级反馈,由于q2反馈信号受q3反馈的影响,在a点仅能形成几百毫微秒宽的窄脉冲,此窄脉冲被电容c滤除掉,因此q2反馈不起作用,电路实际上只有一个q3反馈,因而使得fo输出信号每变化一个周期,对应于fi输入信号的三个半周期,即fo的频率为fi的2/7。其工作波形如图6所示。 上面介绍的n/2分频电路仅限于n≤7,当n≥7时,可根据分频n值的大小,相应增加二分频级数,并恰当引接反馈信号走线,便可得到n≥7的分频电路。下面仅介绍一例9/2分频电路,如图7所示。图8是其工作波形。 ic1~ic4四级d触发器组成16分频电路,fo信号从q3输出,电路有q1、q4两级反馈。其工作原理与上述有关分频电路相似,波形图上a点虚线脉冲表示为电容c滤除掉的q1反馈信号。从图8中可知,只要fi输入四个半周期的时钟信号,就输出一个周期信号fo,即fo的频率为fi的2/9。 从以上几个n/2分频电路可得到如下几个特性: 1.电路工作原理是,在第n个周期,末级两分频器的输出为高电平时,输入时钟脉冲的上升沿使分频电路工作;在第n+1个周期,末级两分频器的输出为低电平时,输入时钟脉冲的下降沿使分频电路工作。 2.电路采用的是异步触发形式,各触发器的初始状态不会影响到分频的功能。如果要求初始状态为“0”状态,可以将d触发器的复位端r引出,接至复位控制电路。 3.输入信号fi的最高工作频率fimax除受到cmos元件fm的限制外,还受到d触发器、反馈门翻转延迟和电容c滤波频率特性的影响,所以应尽可能提高fi的值。一般情况下,最高工作频率fimax在几百千赫以下。▲用cd4013双d触发器做的脉冲4分频器

文章TAG:d触发器  触发  触发器  工作  d触发器工作原理  
下一篇