本文目录一览

1,谁能详细介绍下serdes接口谢谢

总的来说就是将并行数据、时钟转换成串行数据,用于降低芯片管脚资源,同时提高信号速率。具体的选型可以到TI/NS等公司网站上看看。

谁能详细介绍下serdes接口谢谢

2,serdes和gtx是什么关系

serdes=serialanddeserial吧,就是组串器与解串器,也就是通用的高速IO。GTX,GTP,GTH等都是SERDES,只是速率不一样,XILINX叫其不同的名字方便区分。

serdes和gtx是什么关系

3,SERDES是什么请详细解答谢谢

SERDES 并串行与串并行转换器,串化器/并化器 A device that serializes output from, and deserializes input to, a business machine. 一种(信号)转换设备,对商业计算机的输出(信号)进行并串行(串行化)转换,而对其输入(信号)进行串并行(解串)转换。SERializer/DESerializer的缩 写。

SERDES是什么请详细解答谢谢

4,有哪位高手可以简要介绍一些SerDes收发器做一下简要介绍 问

科胜讯系统公司旗下的因特网基础设施部门--敏迅科技推出业界速度最快应用非常灵活的CMOS工艺4路SerDes收发器。该器件串行接口每路工作速率范围可从1 Gbps到3.1875 Gbps。串行收发器的主要应用体现在它可在通信系统内部模块之间(如线卡和交换模块之间,机框与机框之间),以及通信系统与系统之间提供的高速数据交互。新型M27207 SkyRail 4路SerDes很宽的工作带宽范围(1Gbps-3.1875Gbps)使其几乎支持目前所有通信系统的所有线卡应用。此外,M27207还是首款支持现有光纤信道标准并支持10G光纤信道当前应用标准的4路Se rDes收发器。它是Storage-Area Network (SAN)的理想解决方案,为敏迅带来了新的市场商机。 应用于M27207中的Flexiclock(tm)结构解决了在不同协议应用,不同背板设计中经常令系统设计人员棘手的多种不同速率数据传输的定时问题,使M27207 SkyRail 4路SerDes支持很宽的数据带宽,支持范围很广的应用场合。Flexiclock结构使M27027 SkyRail 4路SerDes的每路工作速率范围可以从1 Gbps到3.1875 Gbps,并且提供目前市场上SerDes不具备的芯片间通道同步功能。
这应该不是收发器的问题,检查下是不是中毒了?qq:549560605

5,SGMII和SERDES 这两个是什么物理上是一样吗请指教 多谢啦

1、前者是以太网MAC与PHY之间的媒体接口(单工) ,后者是通用可编程串行接口(双工)。2、serdes是差分输出输入,各一对差分线。SGMII只是一个普通高速串行信号,SGMII--Serial Gigabit Media Independent Interface 。3、SGMII是PHY与MAC之间的接口,类似与GMII和RGMII,只不过GMII和RGMII都是并行的,而且需要随路时钟,PCB布线相对麻烦,而且不适应背板应用。而SGMII是串行的,不需要提供另外的时钟,MAC和PHY都需要CDR去恢复时钟。另外SGMII是有8B/10b编码的,速率是1.25G。4、Serdes一般集成在高端FPGA上,或专用加串/解串器IC。比较通用,如PCI-E,SATA等。差分结构更稳定,当然规格不同最大速率不同。如Lattice的FPGA EPC3 是4路serdes 3.25G。扩展资料:SERDES是英文SERializer(串行器)/DESerializer(解串器)的简称。它是一种时分多路复用(TDM)、点对点的通信技术,即在发送端多路低速并行信号被转换成高速串行信号,经过传输媒体(光缆或铜线),最后在接收端高速串行信号重新转换成低速并行信号。这种点对点的串行通信技术充分利用传输媒体的信道容量,减少所需的传输信道和器件引脚数目,从而大大降低通信成本。SERDES主要由物理介质相关( PMD)子层、物理媒介附加(PMA)子层和物理编码子层( PCS )所组成。PMD是负责串行信号传输的电气块。PMA负责串化/解串化,PCS负责数据流的编码/解码。在PCS的上面是上层功能。针对FPGA 的SERDES ,PCS提供了ASIC块和FPGA之间的接口边界。以太网是使用最广泛的通信协议。以太网的数据传输速率已经从10 Mbps发展至100 Mbps,又发展至1吉比特( 1000 Mbps ),继而又发展多吉比特范围: 10 Gbps 、 40 Gbps和100 Gbps。随着数据传输率的发展,链路已经从并行接口(MII、 GMII )发展到串行链路(GE、SGMII 、 XAUI等)。参考资料来源:搜狗百科——serdes
前者是以太网MAC与PHY之间的媒体接口(单工) 后者是通用可编程串行接口(双工)serdes是差分输出输入,各一对差分线。SGMII只是一个普通高速串行信号SGMII--Serial Gigabit Media Independent Interface SGMII是PHY与MAC之间的接口,类似与GMII和RGMII,只不过GMII和RGMII都是并行的,而且需要随路时钟,PCB布线相对麻烦,而且不适应背板应用。而SGMII是串行的,不需要提供另外的时钟,MAC和PHY都需要CDR去恢复时钟。另外SGMII是有8B/10b编码的,速率是1.25GSerdes一般集成在高端FPGA上,或专用加串/解串器IC。比较通用,如PCI-E,SATA等。差分结构更稳定,当然规格不同最大速率不同。如Lattice的FPGA EPC3 是4路serdes 3.25G

文章TAG:谁能  详细  介绍  接口  serdes  
下一篇