本文目录一览

1,请问74ls160怎样接可以实现对时钟脉冲的十进制计数

74ls160就是十进制计数器,处于正常的计数状态,就可以实现对时钟脉冲的十进制计数。逻辑图如下,并用一片显示译码器74LS247,配共阳数码管显示。不需要显示,就删掉译码器和数码管。

请问74ls160怎样接可以实现对时钟脉冲的十进制计数

2,十进制加法计数器74LS160的介绍

74ls160是具有置数端和低电平使能端的二-十进制加法计数器,同时具有ABCD四个输入端
使用2片74160,并将第一片(高位)通过反馈复位法(或反馈置数法)接成3 进制计数器就可以实现你的要求。

十进制加法计数器74LS160的介绍

3,74LS160的初态是1000来3个CP脉冲后的状态是0001而不是1011

74LS160的初态是1000,来3个CP脉冲后的状态是0001而不是1011。因为74LS160是十进计数器,最大数是1001(9),之后就回0000了,所以,1000之后的三个状态是:1001,0000,0001。而不可能有1011的。
没看懂什么意思?

74LS160的初态是1000来3个CP脉冲后的状态是0001而不是1011

4,74LS160和与非门构成同步八进制计数器电路图

用74LS160改成八进制计数器,可采用反馈清0法,用一个非门74LS04即可,不用与非门。当计数到8(1000),Q3=1,经非门后加到清0端MR,使计数器立即回0,因此,计数的8是看不到的,实现了回0改制。电路图如下,也是仿真图,数码管你可以省掉,那是为了显示仿真效果的,最大数是7,不会出现8的。

5,用74LS160设计一个24进制计数器采用置数法

用74LS160设计一个24进制计数器,需要片74LS160,当计数到23时,十位为0010,个位为0011,取十位和个位中的3个为1状态的输出端,接到3输入与非门74LS10上,产生置数信号,加到两片74LS160的置数端LD上,两片的初值输入端全接地就可以了。你的原图太小了,用来修改,不太清楚。下图是仿真图,参考这个仿真图画也行,但是要省掉数码管,那是为了显示仿真效果的。

6,74LS160何时会产生 进位信号

该芯片会在输出端为1001时自动清零
74ls160在显示9时就产生进位,芯片就是这样设计的。因为从数值0,1,2,3,4,5,6,7,8,9,是10个数,9最大。所以在9时产生进位。这样做是正确的,你也不用解决。因为进位信号连到高位一级,9时有进位信号,但下一个时钟未来时,高位是不会加1的,下一个时钟脉冲的上升沿,高位加1,同时使进位位低电平。

文章TAG:74ls160  请问74ls160怎样接可以实现对时钟脉冲的十进制计数  
下一篇