本文目录一览

1,上拉电阻和下拉电阻有什么区别

上拉是把电位拉高,因此接电源;下拉是把电位拉低,所以接地。
上拉电阻是串接电阻后接高电平,目的是把该点的电压拉高下拉电阻是串接电阻后接地,目的是把该点的电压拉低

上拉电阻和下拉电阻有什么区别

2,上拉电阻和下拉电阻怎么工作的

上、下拉电阻在数字电路中常常用到,作用就是提高电路的稳定性。使高低电平作用明显。
⑵下拉电阻或排阻(一端接信号线,另一端接地) 作用:对信号进行预处理,起到滤波作用,使信号达到设计时的理想状态

上拉电阻和下拉电阻怎么工作的

3,上拉电阻和下拉电阻是什么意思

电路中上拉电阻与下拉电阻的含义
一、上拉电阻:将一个不确定的信号,通过一个电阻与电源VCC相连,固定在高电平。作用:上拉是对器件注入电流;灌电流;当一个接有上拉电阻的IO端口设置为输入状态时,它的常态为高电平。二、下拉电阻:将一个不确定的信号,通过一个电阻与地GND相连,固定在低电平。作用:下拉是从器件输出电流;拉电流。当一个接有下拉电阻的IO端口设置为输入状态时,它的常态为低电平。上拉电阻和下拉电阻2者共同的作用是:避免电压的“悬浮”,造成电路的不稳定。

上拉电阻和下拉电阻是什么意思

4,mcu中下拉电阻做什么用

下拉电阻:和上拉电阻的原理差不多, 只是拉到GND去而已。 那样电平就会被拉低。 下拉电阻一般用于设定低电平或者是阻抗匹配(抗回波干扰)。 上拉是对器件注入电流,下拉是输出电流; 下拉能和开漏配合使用吗,可能没说清楚,一般针对MCU的悬空引脚,我们习惯做法就是找开上拉或下接电阻,让其引脚有一个固定的电位,防干扰补充:大部分MCU都内部有上,下拉电阻,具体的就型号来定,厂家都有说明,上,下拉电阻本身阻值都比较大,只为了给引脚一个固定的电位,对电流没有要求,楼主理解干扰有问题,如果引脚没有固定的电位,引脚悬空,当有干扰信号时,引脚就有可能出现高或低的现象。

5,上拉电阻 下拉电阻

上拉电阻和下拉电阻,一般对于TTL电平来说,上啦电阻就是接5V,下拉电阻接地。作用是,简单举一个例子,比如cpu的看门狗复位是低电平有效。为了保证正常工作时复位信号为高,就需要接一个上拉电阻,把复位信号连到5V,这样,不复位的时候,复位信号为高,复位的时候,输出就是低。主要是保证电平状态。如果你不接,悬空的话,不输出的时候你不能保证电平的高低状态
上拉,就是把电位拉高,比如拉到vcc下拉,就是把电压拉低,拉到gnd一般就是刚上电的时候,端口电压不稳定,为了让他稳定为高或低,就会用到上拉或下拉电阻。 有些芯片内部集成了上拉电阻,所以外部就不用上拉电阻了。但是有一些开漏的,外部必须加上拉电阻。
上拉电阻高电平 下拉电阻低电平
根据某电路要求输出电平的状态,高电平设上拉电阻,低电平设下拉电阻。

6,下拉电阻是什么意思

下拉电阻是串接电阻后接地,目的是把该点的电压拉低..也可以说可以提高端口的灌电流能力。需要用到上拉电阻和下拉电阻的情况还蛮多的, 画图比较麻烦。 上拉电阻:就是从电源高电平引出的电阻接到输出 1,如果电平用OC(集电极开路,TTL)或OD(漏极开路,COMS)输出,那么不用上拉电阻是不能工作的, 这个很容易理解,管子没有电源就不能输出高电平了。 2,如果输出电流比较大,输出的电平就会降低(电路中已经有了一个上拉电阻,但是电阻太大,压降太高),就可以用上拉电阻提供电流分量, 把电平“拉高”。(就是并一个电阻在IC内部的上拉电阻上, 让它的压降小一点)。当然管子按需要该工作在线性范围的上拉电阻不能太小。当然也会用这个方式来实现门电路电平的匹配。 需要注意的是,上拉电阻太大会引起输出电平的延迟。(RC延时) 一般CMOS门电路输出不能给它悬空,都是接上拉电阻设定成高电平。 下拉电阻:和上拉电阻的原理差不多, 只是拉到GND去而已。 那样电平就会被拉低。 下拉电阻一般用于设定低电平或者是阻抗匹配(抗回波干扰)。
一、上拉电阻:将一个不确定的信号,通过一个电阻与电源vcc相连,固定在高电平。作用:上拉是对器件注入电流;灌电流;当一个接有上拉电阻的io端口设置为输入状态时,它的常态为高电平。二、下拉电阻:将一个不确定的信号,通过一个电阻与地gnd相连,固定在低电平。作用:下拉是从器件输出电流;拉电流。当一个接有下拉电阻的io端口设置为输入状态时,它的常态为低电平。上拉电阻和下拉电阻2者共同的作用是:避免电压的“悬浮”,造成电路的不稳定。

文章TAG:下拉电阻  电阻  上拉电阻  下拉  下拉电阻  
下一篇