本文目录一览

1,哪个关于下拉电阻的说法是正确的A可以滤除杂波B可以使信号电压

答案是:C.可以使无信号电压时把电平稳定在0伏。

哪个关于下拉电阻的说法是正确的A可以滤除杂波B可以使信号电压

2,在嵌入式电路中上拉和下拉电阻的作用以及如何选取电阻值 搜

上下拉电阻的作用有两个,像1楼所说的那样,1:主要是为集电极开路输出型电路输出电流通道,以保证电路出现固定的电平,比如I2C总线上拉电阻;2:电路驱动器关闭时给线路(节点)以一个固定的电平。比如复位时,端口处于高阻态,需要一个固定电平。电阻取值1~10K,频率越高,取值越小。
在嵌入式电路中上拉和下拉电阻的作用,以及如何选取电阻值??

在嵌入式电路中上拉和下拉电阻的作用以及如何选取电阻值  搜

3,上拉电阻和下拉电阻是什么意思

电路中上拉电阻与下拉电阻的含义
一、上拉电阻:将一个不确定的信号,通过一个电阻与电源VCC相连,固定在高电平。作用:上拉是对器件注入电流;灌电流;当一个接有上拉电阻的IO端口设置为输入状态时,它的常态为高电平。二、下拉电阻:将一个不确定的信号,通过一个电阻与地GND相连,固定在低电平。作用:下拉是从器件输出电流;拉电流。当一个接有下拉电阻的IO端口设置为输入状态时,它的常态为低电平。上拉电阻和下拉电阻2者共同的作用是:避免电压的“悬浮”,造成电路的不稳定。

上拉电阻和下拉电阻是什么意思

4,上拉电阻 下拉电阻 是什么作用 在电路中

上拉电阻:(1)增加高电平的带载能力。(2)保证端口静态是高电平 。下拉电阻:(1)保证端口静态是低电平。(2)降低端口的阻抗,减少噪声干扰。不同性质的电路,电阻值不同,如 TTL 与 CMOS 。查看芯片数据表有说明。
上拉:1ttl驱动cmos时,如果ttl输出最低高电平低于cmos最低高电平时,提高输出高电平值2 oc门必须加上拉,提高电平值3 加大输出的驱动能力(单片机较常用)4 cmos芯片中(特别是门的芯片),为防静电干扰,不用的引脚也不悬空,一般上拉,降低阻抗,提供泄荷通路5 提高输出电平,提高芯片输入信号的噪声容限,增强抗干扰6 提高总线抗电磁能力,空脚易受电磁干扰7 长线传输中加上拉,是阻抗匹配抑制反射干扰原则:1 从节约功耗和芯片的电流、能力应是电阻尽量大,r大,i小啊2 从确保驱动能力,应当电阻足够小,r小,i大啊3 对高速电路,加上拉可能边沿平缓(上升时间延长)建议可以在1k---10k之间选(可根据实际情况)下拉电阻类似!!!!!!!!!!!!!!!!!!!!!!!!!!

5,上下拉电阻的作用区别有什么不同与未端接入电容屏蔽干扰信号

上拉就是将不确定的信号通过一个电阻钳位在高电平!电阻同时起限流作用!下拉同理! 上拉是对器件注入电流,下拉是输出电流;弱强只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。 上下拉电阻作用: 1、当TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。 2、OC门电路必须加上拉电阻,以提高输出的高电平值。 3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。 4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗, 提供泄荷通路。 5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。 6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。 7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。

6,上拉电阻和下拉电阻的作用是什么最好详细点

所谓上,就是指高电平;所谓下,是指低电平。上拉,就是通过一个电阻将信号接电源,一般用于时钟信号数据信号等。下拉,就是通过一个电阻将信号接地,一般用于保护信号。 这是根据电路需要设计的,主要目的是为了防止干扰,增加电路的稳定性。 假如没有上拉,时钟和数据信号容易出错,毕竟,CPU的功率有限,带很多BUS线的时候,提供高电平信号有些吃力。而一旦这些信号被负载或者干扰拉下到某个电压下,CPU无法正确地接收信息和发出指令,只能不断地复位重启。 假如没有下拉,保护电路极易受到外界干扰,使CPU误以为被保护对象出问题而采取保护动作,导致误保护。 上拉下拉,要根据电路要求来设置。
上拉电阻一般是一端接电源,一端接芯片管脚的电路中的电阻,下拉电阻一般是指一端接芯片管脚一端接地的电阻。上拉下拉电阻的主要作用是在电路驱动器关闭时给线路(节点)以一个固定的电平。其他资料,可百度查找!
上拉电阻的下拉电阻其实都是分流作用,只是所用的位置不一样,所以命名为上拉和下拉电阻
上拉,就是把电位拉高,比如拉到vcc下拉,就是把电压拉低,拉到gnd一般就是刚上电的时候,端口电压不稳定,为了让他稳定为高或低,就会用到上拉或下拉电阻。 有些芯片内部集成了上拉电阻,所以外部就不用上拉电阻了。但是有一些开漏的,外部必须加上拉电阻。

文章TAG:下拉电阻的作用  哪个关于下拉电阻的说法是正确的A可以滤除杂波B可以使信号电压  
下一篇