本文目录一览

1,漏极开路

不是,OC(漏极开路)只是三极管的集电极未使用上或下拉电阻就接到了负载上,也就是说,回路是通过负载连接的,没有负载时,集电极就是开路的。 根本不是当二极管用。

漏极开路

2,什么是漏极开路

漏极开路(Open Drain)即高阻状态,适用于输入/输出,其可独立输入/输出低电平和高阻状态,若需要产生高电平,则需使用外部上拉电阻或使用如LCX245等电平转换芯片。

什么是漏极开路

3,芯片的引脚设置漏极开路功能的作用是什么

漏极开路,主要用于不同电平之间的转换,例如如何让3.3VCPU输出5V电平呢?,就需要将引脚设为开漏模式,然后引脚接上拉电阻到5V,这时高电平输出就是5V,输出能力由上拉电阻确定,低电平输出能力由CPU引脚灌电流决定。
一定不是推挽输出,内部是漏极开路方式。选通了模拟输入的话,模拟输入的输入阻抗一般很大(理想是无穷大),这样才能检测模拟信号。
这个脚是输出信号用的,芯片的另外脚检测无信号时输出引脚高阻抗,不导通,芯片检测有信号时输出脚低阻抗,导通。

芯片的引脚设置漏极开路功能的作用是什么

4,场效应管什么叫漏极开路输出

漏极开路是驱动电路的输出MOS管的漏极开路,可以通过外接的上拉电阻提高驱动能力。这种输出用的是一个场效应三极管或金属氧化物管(MOS),这个管子的栅极和输入连接,源极接公共端,漏极悬空(开路)什么也没有接,因此使用时需要接一个适当阻值的电阻到电源,才能使这个管子正常工作,这个电阻就叫上拉电阻。漏极开路输出,一般情况下都需要外接上拉电阻,才能输出高电平,例如,在有些芯片的引脚就定义为漏极开路输出;还有一些带漏极开路输出的反向器等都需要外接上拉电阻才能正常工作。对于漏极开路(OD)输出,跟集电极开路输出是十分类似的。将上面的三极管换成场效应管即可。这样集电极就变成了漏极,OC就变成了OD,原理分析是一样的。
漏极开路输出与集电极开路输出相同,就是内部没有负载电阻。漏极开路输出高电平时必须在输出端与正电源(VCC)间外接一个上拉电阻。否则只能输出高阻态。

5,什么是漏极开路什么是上拉电阻电路下拉呢

一、漏极开路:漏极开路(Open Drain)即高阻状态,适用于输入/输出,其可独立输入/输出低电平和高阻状态,若需要产生高电平,则需使用外部上拉电阻或使用如LCX245等电平转换芯片。同时具有很大的驱动能力,可以作为缓冲器使用。二、上拉电阻·电路:含有上拉电阻的电路组成叫做上拉电阻·电路。在上拉电阻所连接的导线上,如果外部组件未启用,上拉电阻则“微弱地”将输入电压信号“拉高”。当外部组件未连接时,对输入端来说,外部“看上去”就是高阻抗的。通过上拉电阻可以将输入端口处的电压拉高到高电平。如果外部组件启用,它将取消上拉电阻所设置的高电平。通过这样,上拉电阻可以使引脚即使在未连接外部组件的时候也能保持确定的逻辑电平。三、下拉电阻·电路:含有下拉电阻的电路组成叫做下拉电阻·电路。下拉电阻是直接接到地上,接二极管的时候电阻末端是低电平。概述图中,下部的一个偏置电阻因为是接地,因而叫做下拉电阻,意思是将电路节点的电平向低方向(地)拉。扩展资料:上拉电阻·电路的作用:1、当TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。2、OC门电路必须使用上拉电阻,以提高输出的高电平值。3、为增强输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻以降低输入阻抗, 提供泄荷通路。5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限,增强抗干扰能力。6、提高总线的抗电磁干扰能力,管脚悬空就比较容易接受外界的电磁干扰。7、长线传输中电阻不匹配容易引起反射波干扰,加上、下拉电阻是电阻匹配,有效的抑制反射波干扰。参考资料来源:搜狗百科-漏极开路参考资料来源:搜狗百科-漏极开路输出参考资料来源:搜狗百科-上拉电阻参考资料来源:搜狗百科-下拉电阻
漏极开路 就是说MOS管漏极悬空,什么也不接(电平不稳定状态)上拉电阻:就是引脚通过电阻上接电源下拉电阻:引脚通过电阻下接地至于漏极开路 在电路设计作为输入时,千万不能悬空,需要下拉电阻到地。因为漏极开路,单片机输入口为高阻抗,如果端口浮空,耦合很小的电流干扰都会产生一定的电压。或者将端口配置为输出口也可以
虽然我很聪明,但这么说真的难到我了

6,什么是集电极开路和漏极开路

开集极电路,是一种集成电路的输出装置。OC门实际上只是一个NPN型三极管,并不输出某一特定电压值或电流值。OC门根据三极管基极所接的集成电路来决定(三极管发射极接地),通过三极管集电极,使其开路而输出。漏极开路:即高阻状态,适用于输入/输出,其可独立输入/输出低电平和高阻状态,若需要产生高电平,则需使用外部上拉电阻或使用如LCX245等电平转换芯片。同时具有很大的驱动能力,可以作为缓冲器使用。扩展资料:OC 的工作特性这种配置的特性是,输出侧上拉电阻(pull-up resistor)连接的电压不一定需要使用与输入侧IC同样的电源(VCC),可以是用更低或更高的电压来代替。因此,集电极开路电路有时用于连接不同工作电位、或用于外部电路需要更高电压的场合。OC 的另一个优点是多个 OC 输出允许连接到同一条线上。从输出端向里看,OC 引脚在输出高电平时高阻、低电平时接地,因此如果所有的输出都在高阻抗(即逻辑 1)状态,该线(以及下游的上拉电阻)将输出一个高电压的状态;但如果至少一个 OC 输出处在低电平(即逻辑 0),那么它们会吸收电流、将输出线拉到低电平。因此,集极开路设备通常用于连接多个器件的总线,前提是该总线的逻辑是同一时刻仅有单个设备输出(负逻辑的)有效信号。基于上面的优点,可以将几个 OC 连接在一起形成“线与。线或的原理可通过简单的分析得知,也可由德摩根定律证明。OC 唯一的问题就是功率耗损。因为这样的配置往往需要较高的电流才能正确的工作,即使在关闭的状态,也通常会有几个 nA 的泄漏电流,更不用说输出侧上拉电阻所带来的损耗。参考资料来源:搜狗百科-集电极开路参考资料来源:搜狗百科-漏极开路
集电极开路是漏极开路分别指极点集和漏极在器件内部没有连接。这样,器件截断时,输出的是高阻状态,方便多个器件并联(称为线与)。实际使用时,一般会在集电极和漏极外接一个电阻(上拉电阻)至电源,这样,这个电阻可以将高阻状态变为高电平。而高电平的电压与电源电压相等。即高电平的电压是可控的,应用更加灵活。
1. oc/od可以实现线与功能,就是几个oc电路输出可以接到一起,共用一个上拉电阻,而不会烧毁电路。这样如果电路中有多个oc的错误报警信号,就可以直接连到一起,只要其中一个报警生效,电平就会拉低,这样就可以省掉很多mcu或dsp的io口;2. 可以适应不同的驱动电压,根据电压的不同调整上拉电阻的值;3. 缺点:低电平输出时,有电流损耗,全部损耗在上拉电阻上,因此选择上拉电阻,要平衡驱动能力和损耗

文章TAG:漏极开路  漏极开路  
下一篇