本文目录一览

1,集成锁相环CD4046输出是方波还是正弦波

4046输出是方波,需要正弦波的话可以在输出端加一个低通滤波器,可以得到近似正弦波。输入端要求是占空比为50%的方波,这样锁定范围才最大。

集成锁相环CD4046输出是方波还是正弦波

2,用cd4046 做一个10倍频的电路最好附带一张电路图谢谢

上图是100倍频电路,CD4518做两级10分频。将CD4046的3脚改接CD4518的1Q4(6脚)就只使用一级10分频,整个电路就是10倍频。

用cd4046 做一个10倍频的电路最好附带一张电路图谢谢

3,cd4046如何设计在最大1MHZ锁相

这样100倍频,电路方面面没什么问题,但实际上由于输入频率太低,会4046内部鉴相器输出脉宽很大,造成滤波电路无法工作。建议把输入频率提高到最低50Hz,应该没问题。也可以考虑在R4上并联一直小容量的电容,电路会更稳定点。
判断是数字锁相环和模拟锁相环最简单的方法是判断输出是方波还是正弦波。cd4046输出为方波,属于数字锁相环。数字锁相环与模拟锁相环的最主要区别应该是鉴相器的区别,数字锁相环的鉴相器一般有门电路构成,而模拟触发器的鉴相器一般由乘法器及低通滤波器等构成。

cd4046如何设计在最大1MHZ锁相

4,cd4046可用什么代替啊

CD4046的作用是数字锁相环。找到相同功能的就可以了。如PE3240, ZL30100 ,还可以再网上搜一下数字锁相环。cD4046是通用的CMOS锁相环集成电路,其特点是电源电压范围宽(为3V-18V),输入阻抗高(约100MΩ),动态功耗小,在中心频率f0为10kHz下功耗仅为600μW,属微功耗器件。
找一个pdip16,so16,tssop16 等封装的原件代替即可,但要注意引脚定义一定要和你所用芯片一致,封装类型也要一样,如都是16pdip要仿真的话,可以到网上查一下与它功能相同的原件,要是实在找不到,可以考虑到别的软件中进行仿真,如multisim2001 等

5,用CD4046产生方波怎么使方波的频率在100HZ左右

CD4046锁相环采用的是RC型压控振荡器,必须外接电容C1和电阻R1作为充放电元件。当PLL对跟踪的输入信号的频率宽度有要求时还需要外接电阻R2。由于VCO是一个电流控制振荡器,对定时电容C1的充电电流与从9脚输入的控制电压成正比,使VCO的振荡频率亦正比于该控制电压。当VCO控制电压为0时,其输出频率最低;当输入控制电压等于电源电压VDD时,输出频率则线性地增大到最高输出频率。VCO振荡频率的范围由R1、R2和C1决定。由于它的充电和放电都由同一个电容C1完成,故它的输出波形是对称方波。一般规定CD4046的最高频率为1。2MHz(VDD=15V),若VDD<15V,则fmax要降低一些。 希望对你有一些帮助!

6,cd4046的8脚接地还是接负电源

接地或接负电源都可以,根据你的电源情况的和实际需要了,接地的话输出在0V到VCC之间,相当是VCO输出叠加在VCC/2直流电压之上,需要交流信号的话要加隔直电容;用正负电源的话输出就是正负电源之间的交流成份了,没有直流。
ph11 14脚 相位比较器输入端(基准信号输入 ),相位比较器输入信号,输入允许将0.1v左右的小信号或方波信号在内部放大并再经过整形电路后,输出至相位比较器。 ph12 3脚 相位比较器输入端(比较信号输入) 通常pd来自vco的参考信号。 ph01 2脚 pdⅰ输出端 相位比较器1输出的相位差信号,它采用异或门结构,即鉴相特性为 。ph02 13脚 pdⅱ输出端 相位比较器ⅱ的输出端,它采用,上升沿控制逻辑。 ph03 1脚 输出端(相位脉冲输出) 相位比较器2输出的相位差信号,为上升沿控制逻辑。环路人锁时为高电平,环路失锁时为低电平vc01 9脚 压控振荡器的控制端。vc00 4脚 压控振荡器输出端 inh 5脚 vco禁止端,1有效 控制信号输入,高电平时禁止,低电平时允许压控振荡器工作。r1 11脚 vco外接电阻r1r2 12脚 vco外接电阻r2c1 6,7脚 并接振荡电容c1,以控制vco的振荡频率。dem0 10脚 解调信号输出端 15脚 内部独立的齐纳稳压二极管负极。

文章TAG:cd4046  集成锁相环CD4046输出是方波还是正弦波  
下一篇