本文目录一览

1,在存储器扩展电路中74LS373的主要功能是什么

存储器扩展电路中74LS373的主要功能是锁存要访问的存储器低8位地址.

在存储器扩展电路中74LS373的主要功能是什么

2,单片机 74LS373

当然会被新的数据更替!因为单片机的P0口是地址数据线复用的,但是这并不影响单片机读写外部存储器的操作! ALE在单片机读写外部SRAM 和外部ROM的时候都起地址锁存的作用。 ALE信号低电平时候锁存地址,所以一般接74373的LE引脚. 74373的G引脚直接接地就可以了
那要看你怎么用。如果只是p0口输出给273和373,那么没任何问题,因为未选中的373是输入端与p0相连,不会对数据造成影响;如果373的输出也连到p0口(也就是还要读入其中的数据),那么你的连接就有问题了,oe不能接地,而是要接另一个口线(或者rd)。

单片机 74LS373

3,74LS373的工作原理是什么

74LS373   八 D 锁存器(3S,锁存允许输入有回环特性)   简要说明:   373为三态输出的八 D 透明锁存器,共有 54/74S373 和 54/74LS373 两种线路   结构型式,其主要电器特性的典型值如下(不同厂家具体值有差别):   型号 tPd PD   54S373/74S373 7ns 525mW    引脚图54LS373/74LS373 17ns 120mW   373 的输出端 O0~O7 可直接与总线相连。   当三态允许控制端 OE 为低电平时,O0~O7 为正常逻辑状态,可用来驱动负载或总   线。当 OE 为高电平时,O0~O7 呈高阻态,即不驱动总线,也不为总线的负载,但   锁存器内部的逻辑操作不受影响。   当锁存允许端 LE 为高电平时,O 随数据 D 而变。当 LE 为低电平时,O 被锁存在   已建立的数据电平。   当 LE 端施密特触发器的输入滞后作用,使交流和直流噪声抗扰度被改善 400mV。   引出端符号:   D0~D7 数据输入端   OE 三态允许控制端(低电平有效)   LE 锁存允许端   O0~O7 输出端   真值表:    Dn LE OE On H H L H L H L L X L L Q0 X X H 高阻态

74LS373的工作原理是什么

4,宁三74ls373意思是啥

54/74373八D锁存器(3S,锁存允许输入有回环特性) 简要说明: 373为三态输出的八D透明锁存器,共有54/74S373和54/74LS373两种线路结构型式。373为三态输出的8 D透明锁存器, 373的输出端O0-O7可直接与总线相连。当三态允许控制端OE为低电平时,O0-O7为正常逻辑状态,可用来驱动负载或总线。当OE为高电平时,O0-O7呈高阻态,即不驱动总线,也不为总线的负载,但锁存器内部的逻辑操作不受影响。当锁存允许端LE为高电平时,O随数据D而变。当LE为低电平时,O被锁存在已建立的数据电平。当LE端施密特触发器的输入滞后作用,使交流和直流噪声抗扰度被改善400mV。 373引出端符号: D0~D7-----数据输入端 OE-----三态允许控制端(低电平有效) LE-----锁存允许端 O0-O7-----输出端 373外部管腿图、真值表: 逻辑图: 其他参数: 极限值: 电源电压 ………………………………………. 7V 输入电压 54/74S373 ………………………………………. 5.5V 54/74LS373 ………………………………………. 7V 输出高阻态时高电平电压 ………………………. 5.5V 工作环境温度 : 54XXX ………………………………………. -55~125℃ 74XXX ………………………………………. 0~70℃ 存储温度 ………………………………………. -65~150℃ 推荐工作条件: 静态特性:动态特性: tPZH输出由高阻态到高允许时间 tPZL输出由高阻态到低允许时间 tPHZ输出由高到高阻态禁止时间 tPLZ输出由低到高阻态禁止时间

5,单片机74LS373简介

首先74LS373,它不是单片机,而是锁存器,同时把它的基本资料附上:D 锁存器(3S,锁存允许输入有回环特性) 简要说明: 373为三态输出的八 D 透明锁存器,共有 54S373 和 74LS373 两种线路 结构型式,其主要电器特性的典型值如下(不同厂家具体值有差别): 型号 tPd PD 54S373/74S373 7ns 525mW 54LS373/74LS373 17ns 120mW 373 的输出端 O0~O7 可直接与总线相连。 当三态允许控制端 OE 为低电平时,O0~O7 为正常逻辑状态,可用来驱动负载或总线。当 OE 为高电平时,O0~O7 呈高阻态,即不驱动总线,也不为总线的负载,但锁存器内部的逻辑操作不受影响。 当锁存允许端 LE 为高电平时,O 随数据 D 而变。当 LE 为低电平时,O 被锁存在已建立的数据电平。当 LE 端施密特触发器的输入滞后作用,使交流和直流噪声抗扰度被改善 400mV。 引出端符号: D0~D7 数据输入端 OE 三态允许控制端(低电平有效) LE 锁存允许端 O0~O7 输出端 真值表: Dn LE OE On H H L H L H L L X L L Q0 X X H 高阻态
8锁存器。时钟高电平期间输出信号跟随输入信号变化,时钟下降沿锁存信号。74LS374是触发器,时钟上升沿锁存数据。TTL 芯片退休了。
这就是典型的运用电路(自己做的开发板)
其实不是很懂你想问什么,我就简单说一下我能想到的你可能需要的吧。adc0809是一种模数转换芯片,简单来说就是把模拟信号转换成对应的数字信号。比如输入为1v,参考高电压为2v,参考低电压为0v,那么输出就是1v/2v *255 (乘以255的原因是因为这是一个8位的ad)。74ls373是三态输出的八d锁存器,简单来说就是通过几个输入信号来实现数字信号的d触发器的控制,三态就是高电平 低电平 高阻态三态。8031是一种通用单片机,就是通过在里面进行预先烧写程序,实现通用控制的一种器件。总体来说,8031是电路板的大脑,adc0809类似于温度神经,用来检测电压高低,74ls373类似于神经纤维之类用于实现电平信号的一种基础逻辑的扩展芯片。建议提出问题时说明具体目标或者用途,回答也好有的放矢。手写不易,求给分。

6,关于74LS373

74ls373是常用的地址锁存器芯片,它实质是一个是带三态缓冲输出的8D触发器,在单片机系统中为了扩展外部存储器,通常需要一块74ls373芯片.本文将介绍74ls373的工作原理,引脚图(管脚图),内结构图、主要参数及在单片机系统中的典型应用电路.74ls373工作原理简述:74ls373内部逻辑结构图74LS373的真值表(功能表),表中:L——低电平; H——高电平; X——不定态; Q0——建立稳态前Q的电平; G——输入端,与8031ALE连高电平:畅通无阻低电平:关门锁存。图中OE——使能端,接地。 当G=“1”时,74LS373输出端1Q—8Q与输入端1D—8D相同; 当G为下降沿时,将输入数据锁存。 EG功 能00直通Qi = Di01保持(Qi保持不变)1X输出高阻74ls373引脚(管脚)排列图:74ls373电气特性74ls373推荐工作条件74ls373在单片机系统中的应用电路图:当74LS373用作地址锁存器时,应使OE为低电平,此时锁存使能端C为高电平时,输出Q0~Q7 状态与输入端D1~D7状态相同;当C发生负的跳变时,输入端D0~D7 数据锁入Q0~Q7。51单片机的ALE信号可以直接与74LS373的C连接。在MCS-51单片机系统中,常采用74LS373作为地址锁存器使用,其连接方法如上图所示。其中输入端1D~8D接至单片机的P0口,输出端提供的是低8位地址,G端接至单片机的地址锁存允许信号ALE。输出允许端OE接地,表示输出三态门一直打开。1D~8D为8个输入端。1Q~8Q为8个输出端。 G是数据锁存控制端;当G=1时,锁存器输出端同输入端;当G由“1”变为“0”时,数据输入锁存器中。 OE为输出允许端;当OE=“0”时,三态门打开;当OE=“1”时,三态门关闭,输出呈高阻状态。(1).1脚是输出使能(OE),是低电平有效,当1脚是高电平时,不管输入3、4、7、8、13、14、17、18如何,也不管11脚(锁存控制端,G)如何,输出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全部呈现高阻状态(或者叫浮空状态);(2).当1脚是低电平时,只要11脚(锁存控制端,G)上出现一个下降沿,输出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)立即呈现输入脚3、4、7、8、13、14、17、18的状态. 锁存端LE 由高变低时,输出端8 位信息被锁存,直到LE 端再次有效。 当三态门使能信号OE为低电平时,三态门导通,允许Q0~Q7输出,OE为高电平时,输出悬空。
74ls373是8位三态同相d锁存器,而74ls574是8位三态输出d触发器。触发器是输入端来一个信号,输出端就翻转一次的电路。而锁存器会记住前一次的输入信号(0或是1)直到下一次信号的来到。

文章TAG:74ls373  在存储器扩展电路中74LS373的主要功能是什么  
下一篇